Высокая скорость AD Модуль AD9226 модуль параллельный 12 бит AD 65 м сбора данных FPGA макетная плата
  • Высокая скорость AD Модуль AD9226 модуль параллельный 12 бит AD 65 м сбора данных FPGA макетная плата
  • Высокая скорость AD Модуль AD9226 модуль параллельный 12 бит AD 65 м сбора данных FPGA макетная плата
  • Высокая скорость AD Модуль AD9226 модуль параллельный 12 бит AD 65 м сбора данных FPGA макетная плата

Высокая скорость AD Модуль AD9226 модуль параллельный 12 бит AD 65 м сбора данных FPGA макетная плата

5.0 1 отзыв 1 заказ
1 517 руб.

Описание

Краткое ознакомление с модулем
Высокая скорость AD в этом модуле использует TI 12 бит высокая скорость A/аналого-цифрового преобразователя с AD9226. AD9226 использует многоступенчатую дифференциальную трубопроводную архитектура, максимальная частота дискретизации 65 MSPS один чип; чип питания имеет держатель для выборки и источник опорного напряжения, упрощает дизайн периферийной цепи; соответствует промышленному применению, и во всем диапазоне рабочих температур, чтобы гарантировать отсутствие недостающих кодов.
В Диапазон входного напряжения модуля-5V ~ + 5 В, и с использованием материалов, пик и пикового значения 10Vpp может быть введен. Модуль использует схемы затухания и смещения для регулировки входного сигнала до 1 В ~ 3 В (т. Е. Пиковое и пиковое значение 2Vpp) в AD9226. То есть, когда вход-5 В, напряжение входа АЦП составляет 3 В; когда вход 0 В, напряжение входа АЦП составляет 2 В; при входе + 5 В напряжение на входе АЦП составляет 1 в. Схема блока конструкции высокоскоростного AD модуля показана на следующем рисунке.
Основные характеристики модуля следующие:
(1) Максимальный коэффициент принятия: 65 msps.
(2) аналогового сигнала Амплитуда: + 5 вольт постоянного тока (то есть 10Vpp вход).
(3) Полоса пропускания аналогового сигнала:-3 дБ Полоса пропускания составляет 350 МГц.
(4) уровень цифрового интерфейса: 3,3 В.
(5) модуль питания: + 5 В одиночный источник питания.
(6) интерфейс ввода аналогового сигнала используется в двух формах: один-это контактный интерфейс 2,54, а другой-интерфейс SMA (по умолчанию).
(7) цифровой сигнальный интерфейс: 2x7 двухрядный 2,54 шаг основания, направление вниз.
(8) Конструкция модуля Jack GND, используемая для вставки ручки заземления мультиметра, для облегчения тестирования пользователя.
(9) подходящий модуль может быть настроен в соответствии с фактическими потребностями пользователя. Поскольку процесс отладки является более утомительным, необходимо добавить определенный пользовательский сбор.
2 модуль интерфейса
Интерфейс ввода аналогового сигнала имеет две формы, один-контактный интерфейс, другой-интерфейс SMA (рекомендуется входной сигнал интерфейса SMA), и интерфейс передачи данных принимает 14PIN 2,54 интервал между сиденьями шины. Интерфейс модуля показан как показано на следующей диаграмме.
3 модуль интерфейс метод подключения
Тестирование высокоскоростного модуля AD требует использования контроллера преобразования AD (обычно с использованием FPGA), линейного регулятора напряжения (пульсация) и источника сигнала + 5 В. Схема тестового подключения с использованием линейного стабильного модуля питания в магазине, основной платы C8051F/STM32 + FPGA и источника сигнала 160 МГц показана на следующей схеме.
4 модуль отладки эффект
Сигналы синусоидальной волны, Fang Bo и треугольной волны входят соответственно, их амплитуда составляет 10 в, а частота-100 кГц. Форма волны наблюдается с помощью формы волны данных, собранной инструментом SignalTap II в Quartus II. Частота дискретизации модуля AD устанавливается в 65 МГц.
Примечание: входное сопротивление модуля составляет 50 Ом, поэтому источник сигнала должен быть установлен для управления нагрузкой 50 Ом, в противном случае входной сигнал будет уменьшен в два раза.

Характеристики

Материал
+